Xena Loki-100G-3S-1P

Xena Loki-100G-3S-1P

IP系 試験・測定・監視・検証機

 

2種のメディア・3種のスピード・100G/40G/10Gbpsのテストモジュール

Xena Loki-100G-3S-1P は2種のメディア、100G/40G/10Gbps、3種のラインスピードに対応した、ValkyrieCompact/ValkyrieBay用モジュールです。
(ValkyrieBayインストール時には2スロットを使用)

このコストを最適化されたテストモジュールは 、QSFP28/QSFP+ (CAUI-4)、 及び CXP (CAUI)の2種のトランシーバをサポートし、この内1つを選択して使用可能です。

CXPインタフェースを使用する場合、ユーザーは1x100Gbps,2x40Gbps,8x10Gbpsのラインスピードを選択可能です。

特徴

  • 2種のメディアに対応(QSFP28 もしくは QSFP+ / CXP)
  • 3種類のメディアスピードに対応(100Gbps:1ポート , 40Gbps:2ポート , 10Gbps:8ポート)
  • ハイコストパフォーマンス
  • 適応性のテスト
  • 12ヶ月ハードウェア保証

 


Xena Loki-100G-3S-1P データシート

最終更新日:2016年4月20日

ユニークなアイダイアグラム機能

Xena Loki-100G-3S-1P は、アイダイアグラムと呼ばれるユニークな信号品質解析機能を包含しています。CFP4及び QSFP28/QSFP+ポートを使用する際、“Advanced PHY Features”と呼ばれる追加パネルが、ValkyrieManager ソフトウエアの主画面の’Resource Properties’ タブに現れます。このパネルは物理レベルに於いて、4x10G又は4x25Gリンクに関連した4つの受信SerDesに対する制御及びモニタを行います。
またビットエラーレート(BER)アイダイアグラムの作成や、水平BERカーブからリンクBERの評価、及び送受信方向のPHYチューニングの管理を行えます。

仕組み

BERアイダイアグラムは、RXを平衡化した後、信号品質の直接的な視覚化を提供します。アイダイアグラムはPHYのステップバイステップにより得られたサンプリングポイントから時間軸(標本化遅延)と振幅軸(0/1閾値設定による)を変化させる事で生成されます。
各サンプリングポイント(X,Y)は、100万ビットが測定され、ビットエラーの数がカウントされ、簡単な境界がBERに与えられます。

ダイヤグラムの見方

カラーマップは、各ポイントに於ける測定された、100万(最高赤)から0(黒)のビットエラーレートを示します。色のスケールはログ分布を取ります。より高い分解能は、より鮮明なダイアグラムを与え、X、Yのより高い値は、水平、垂直バスタブカーブの評価により高い精度を、各々に与えます。

アイデータテーブルは、幅や高さ、ジッターなどアイパターンが持つ、幾つかのパラメーターの評価手法を提供します。近日のリリースで水平バスタブカーブに基づいたリンクBER評価に対応予定です。

ジェネレートポート仕様
対応インターフェース CXP:100/40/100G Ethernet
QSFP28 : 100G Ethernet
QSFP+: 40G Ethernet
テストポート数 CXP: 1 x 100G / 2 x 40G / 8 x 10G
QSFP28: 1 x 100G
QSFP+ : 1 x 40G
インターフェースオプション CXP: 100GBASE-SR10, 40GBASE-iSR4 / 8 x 10GBASE-iSR
QSFP28: 100GBASE-SR4, 100GBASE-LR4, 100GBASE-CWDM4, 100GBASE-CR4
QSFP+: 40GBASE-SR4, 40GBASE-LR4, 40GBASE-CR4
トランシーバ数 CXP,QSFP28/QSFP+ 各1(同時使用不可)
ポート統計機能(*2) リングステート、FCSエラー、ポーズフレーム、ARP/PING、エラー挿入、
トレーニングパケット
IFG 16~56byte(デフォルト20byte: 8Bプリアンブル(SFDを含む)+12B IFG)
送信ラインレート アイドルギャップを強制する事で透過的に-1,000ppm(-10ppm単位)までラインレートを調整可能
送信ラインクロック -400~400ppm(0.001ppmステップ)の範囲で調整可能(全ポート共通)
ARP/PING ポート毎にIP,MACアドレスを設定可能
フィールドアップグレード FPGAファームウエア、操作用ソフトウエア共に完全対応
ヒストグラム統計 (*2) ポート毎の2つのリアルタイムヒストグラム。各ヒストグラムはRX/TXパケット長、
全トラフィック、または特定のトラフィックに対する遅延分布。フィルター機能を提供
TXディスエーブル機能 TXポートのリンクのみ無効にする事が可能
IGMPv2マルチキャストJoin/Leave機能 IGMPv2マルチキャストクラインアントJoin/Leave機能。 連続したJoin/Leaveが可能。
またそれらのインターバル設定が可能
ループバックモード
  • L1RX2TX – RX-to-TX, RXより入力されたパケットをバイト単位でTXポートへコピーし転送
  • L2RX2TX – RX-to-TX, RXより入力されたパケットをそのSource/Destination MACアドレスを
    入れ替えてTXポートへ転送
  • L3RX2TX – RX-to-TX, RXより入力されたパケットをそのSource/Destination MAC及び
    IPアドレスを入れ替えてTXポートへ転送
  • TXON2RX – TX-to-RX, TXポートから出力されるパケットをRXポートへの入力として転送
  • TXOFF2RX – TX-to-RX, TXポートはアイドル状態
  • Port-to-port – ポート間インラインループモード。全てのトラフィックはL1レベルで透過的に
    100%ループ
発信器特性
  • 初期精度3ppm
  • 周波数ドリフト(1年目以降+/-3ppm,15年以上+/-15ppm)
  • 温度安定性:+/- 20 ppm (システム安定性 +/- 35 ppm)
40GフレームPRBとPCSレイヤ
ペイロードテストパターン PRBS 2^31
エラー挿入 マニュアル挿入(ビットエラーまたはバーストエラー)、自動エラー挿入
フレームサイズ及びヘッダー 固定長56~9200byte。L2~L4ヘッダー適用可能
アラーム パターンロス、閾値によるビットエラーレート
エラー解析 ビットエラー:秒、カウント、レート
ミスマッチʻ0ʼorʻ1ʼ:秒、カウント、レート
ビットエラーイベント時のログ及び解析
PCSバーチャルレーン構成 ユーザ定義のTxバーチャルレーン毎のスキュー挿入、RX PCSバーチャルレーン
再配置機能のテストの為のユーザ定義バーチャルレーンSerDesマップ機能
PCSバーチャルレーン統計 相対的なバーチャルレーンスキュー計測(2048bit迄)、同期ヘッダー及びPCSレーンメーカエラーカウンタ、同期ロスヘッダー、レーンメーカ、BIP8エラー、インジゲータ
送信エンジン
ポート毎のストリーム数 連続した64個(ワイヤスピード)
ストリーム毎のテストペイロード挿入 ワイヤスピードにて、タイムスタンプ、シーケンス番号、各ヘッダーでのFCSを包含したパケットを送出可能。
ストリーム統計 (*2) TX Mbit/s、packets/s、パケット数、バイト数、FCS エラー、ポーズフレーム
帯域幅プロファイル バーストサイズ及び密度を定義。ユニフォームとバースト的な帯域幅プロファイルストリームは交互に配置が可能
フィールド変更機能 値の増加、減少、ランダム化が可能な16bitフィールド変更機能。各フィールド変更機能は、設定可能なビットマスク、繰り返し、最小、最大、ステップパラメータを包含。
ストリーム毎に2個のフィールド変換機能を使用可能。
パケット長制御 パケット長の固定、ランダム、バタフライ、増長が可能。
パケット長は56byte~9200byteまで対応。
パケットペイロード ユーザ定義の1~18byteパターン、8bitインクリメントパターンの繰り返し使用が可能
エラー発生 アンダーサイズ(最小56byte)、オーバーサイズ(最大9200byte)パケット、シーケンス、
順番違い、ペイロード完全性、FCSエラー挿入
TXパケットヘッダー及びRXデコード機能 Ethernet、Ethernet II、VLAN、ARP、IPv4、IPv6、UDP、TCP、LLC、SNAP、GTP、ICMP、RTP、RTCP、STP、MPLS、PBB、及びユーザー定義
パケットスケジュールモード
  • Normal(ストリームインターリーブモード):標準スケジュールモード。高精度レート、
    パケットIFG変動が少々発生。
  • Strict Uniform:新スケジュールモード。100%均一のIFG。設定されたレートに対する偏差
    が少々発生。
  • Sequential packet scheduling(シーケンシャルストリームスケジュール):
    ストリームは順番に連続してスケジュール。ストリーム毎にパケット数を設定可能
受信エンジン
ポート毎にトレース可能な
ストリーム数
480(ワイヤレート対応)
受信パケット自動テスト
ペイロード検知機能
リアルタイム統計、遅延、ロス、ペイロード完全性、シーケンスエラー、順番違い検査
ジッター計測 MEF10に準拠したジッター(パケット遅延変動)計測。8ns確度32ストリームまで計測可能
ストリーム統計(*2)
  • RX Mbit/s、パケット/s、パケット数、バイト数
  • ロス、ペイロード完全性エラー、シーケンスエラー、順番違い
  • 最小、最大、平均遅延
  • 最小、最大、平均ジッター
遅延計測確度 ±64 ns
遅延計測分解能 8ns(遅延計測は校正可能であり、トランシーバモジュールからの遅延を除去可能)
フィルター数:
  • 64bitパターンマッチ(オフセット、ビットマスク機能を含む)x4
  • フレーム長比較(短、長、比較)x4
  • パターンマッチ、パケット長を 要素に’AND/OR’を用いて表現したユーザ定義フィルタx4
フィルター統計(*2) フィルタ毎:RX Mbit/s、パケット/s、パケット数、バイト数
キャプチャ
キャプチャ機能 全トラフィック、FCSエラー、フィルタマッチ
キャプチャ
スタート・ストップトリガ
無し、FCSエラー、フィルタマッチ
キャプチャ可能な
パケットサイズ
16~9200bytes
ポート毎の
キャプチャバッファサイズ
256KB:100Gbps I/F
125KB:40Gbps I/F
低速キャプチャバッファ 4096パケット
その他のPHY機能
送信平衡制御
  • Tx送信平衡制御(プリエンファシス)
  • Tx減衰
  • Txポストエンファシス:信号完全性解析を行うグラフィカルなアイダイアグラム
  • RXオプション:25Gbps RX SerDes PHYの自動調整機能
信号完全性解析
  • グラフィカルなアイダイアグラム
  • 水平バスタブカーブ評価
  • 垂直バスタブカーブ評価
  • ビットエラーレート(BER)評価
100Gの803.bj第91節リード-
ソロモン・フォワード誤り訂正(CL91 RS-FEC)
オプション

*1) カウンターサイズ: 64 bits